target/riscv: Implement AIA CSRs for 64 local interrupts on RV32
The AIA specification adds new CSRs for RV32 so that RISC-V hart can support 64 local interrupts on both RV32 and RV64. Signed-off-by: Anup Patel <anup.patel@wdc.com> Signed-off-by: Anup Patel <anup@brainfault.org> Reviewed-by: Alistair Francis <alistair.francis@wdc.com> Reviewed-by: Frank Chang <frank.chang@sifive.com> Message-id: 20220204174700.534953-11-anup@brainfault.org Signed-off-by: Alistair Francis <alistair.francis@wdc.com>
This commit is contained in:
parent
43dc93af36
commit
d028ac7512
@ -172,12 +172,12 @@ struct CPURISCVState {
|
|||||||
*/
|
*/
|
||||||
uint64_t mstatus;
|
uint64_t mstatus;
|
||||||
|
|
||||||
target_ulong mip;
|
uint64_t mip;
|
||||||
|
|
||||||
uint32_t miclaim;
|
uint64_t miclaim;
|
||||||
|
|
||||||
target_ulong mie;
|
uint64_t mie;
|
||||||
target_ulong mideleg;
|
uint64_t mideleg;
|
||||||
|
|
||||||
target_ulong satp; /* since: priv-1.10.0 */
|
target_ulong satp; /* since: priv-1.10.0 */
|
||||||
target_ulong stval;
|
target_ulong stval;
|
||||||
@ -199,7 +199,7 @@ struct CPURISCVState {
|
|||||||
/* Hypervisor CSRs */
|
/* Hypervisor CSRs */
|
||||||
target_ulong hstatus;
|
target_ulong hstatus;
|
||||||
target_ulong hedeleg;
|
target_ulong hedeleg;
|
||||||
target_ulong hideleg;
|
uint64_t hideleg;
|
||||||
target_ulong hcounteren;
|
target_ulong hcounteren;
|
||||||
target_ulong htval;
|
target_ulong htval;
|
||||||
target_ulong htinst;
|
target_ulong htinst;
|
||||||
@ -456,8 +456,8 @@ void riscv_cpu_list(void);
|
|||||||
#ifndef CONFIG_USER_ONLY
|
#ifndef CONFIG_USER_ONLY
|
||||||
bool riscv_cpu_exec_interrupt(CPUState *cs, int interrupt_request);
|
bool riscv_cpu_exec_interrupt(CPUState *cs, int interrupt_request);
|
||||||
void riscv_cpu_swap_hypervisor_regs(CPURISCVState *env);
|
void riscv_cpu_swap_hypervisor_regs(CPURISCVState *env);
|
||||||
int riscv_cpu_claim_interrupts(RISCVCPU *cpu, uint32_t interrupts);
|
int riscv_cpu_claim_interrupts(RISCVCPU *cpu, uint64_t interrupts);
|
||||||
uint32_t riscv_cpu_update_mip(RISCVCPU *cpu, uint32_t mask, uint32_t value);
|
uint64_t riscv_cpu_update_mip(RISCVCPU *cpu, uint64_t mask, uint64_t value);
|
||||||
#define BOOL_TO_MASK(x) (-!!(x)) /* helper for riscv_cpu_update_mip value */
|
#define BOOL_TO_MASK(x) (-!!(x)) /* helper for riscv_cpu_update_mip value */
|
||||||
void riscv_cpu_set_rdtime_fn(CPURISCVState *env, uint64_t (*fn)(uint32_t),
|
void riscv_cpu_set_rdtime_fn(CPURISCVState *env, uint64_t (*fn)(uint32_t),
|
||||||
uint32_t arg);
|
uint32_t arg);
|
||||||
|
@ -585,7 +585,7 @@ bool riscv_cpu_two_stage_lookup(int mmu_idx)
|
|||||||
return mmu_idx & TB_FLAGS_PRIV_HYP_ACCESS_MASK;
|
return mmu_idx & TB_FLAGS_PRIV_HYP_ACCESS_MASK;
|
||||||
}
|
}
|
||||||
|
|
||||||
int riscv_cpu_claim_interrupts(RISCVCPU *cpu, uint32_t interrupts)
|
int riscv_cpu_claim_interrupts(RISCVCPU *cpu, uint64_t interrupts)
|
||||||
{
|
{
|
||||||
CPURISCVState *env = &cpu->env;
|
CPURISCVState *env = &cpu->env;
|
||||||
if (env->miclaim & interrupts) {
|
if (env->miclaim & interrupts) {
|
||||||
@ -596,11 +596,11 @@ int riscv_cpu_claim_interrupts(RISCVCPU *cpu, uint32_t interrupts)
|
|||||||
}
|
}
|
||||||
}
|
}
|
||||||
|
|
||||||
uint32_t riscv_cpu_update_mip(RISCVCPU *cpu, uint32_t mask, uint32_t value)
|
uint64_t riscv_cpu_update_mip(RISCVCPU *cpu, uint64_t mask, uint64_t value)
|
||||||
{
|
{
|
||||||
CPURISCVState *env = &cpu->env;
|
CPURISCVState *env = &cpu->env;
|
||||||
CPUState *cs = CPU(cpu);
|
CPUState *cs = CPU(cpu);
|
||||||
uint32_t gein, vsgein = 0, old = env->mip;
|
uint64_t gein, vsgein = 0, old = env->mip;
|
||||||
bool locked = false;
|
bool locked = false;
|
||||||
|
|
||||||
if (riscv_cpu_virt_enabled(env)) {
|
if (riscv_cpu_virt_enabled(env)) {
|
||||||
@ -1306,7 +1306,7 @@ void riscv_cpu_do_interrupt(CPUState *cs)
|
|||||||
*/
|
*/
|
||||||
bool async = !!(cs->exception_index & RISCV_EXCP_INT_FLAG);
|
bool async = !!(cs->exception_index & RISCV_EXCP_INT_FLAG);
|
||||||
target_ulong cause = cs->exception_index & RISCV_EXCP_INT_MASK;
|
target_ulong cause = cs->exception_index & RISCV_EXCP_INT_MASK;
|
||||||
target_ulong deleg = async ? env->mideleg : env->medeleg;
|
uint64_t deleg = async ? env->mideleg : env->medeleg;
|
||||||
target_ulong tval = 0;
|
target_ulong tval = 0;
|
||||||
target_ulong htval = 0;
|
target_ulong htval = 0;
|
||||||
target_ulong mtval2 = 0;
|
target_ulong mtval2 = 0;
|
||||||
@ -1373,7 +1373,7 @@ void riscv_cpu_do_interrupt(CPUState *cs)
|
|||||||
cause < TARGET_LONG_BITS && ((deleg >> cause) & 1)) {
|
cause < TARGET_LONG_BITS && ((deleg >> cause) & 1)) {
|
||||||
/* handle the trap in S-mode */
|
/* handle the trap in S-mode */
|
||||||
if (riscv_has_ext(env, RVH)) {
|
if (riscv_has_ext(env, RVH)) {
|
||||||
target_ulong hdeleg = async ? env->hideleg : env->hedeleg;
|
uint64_t hdeleg = async ? env->hideleg : env->hedeleg;
|
||||||
|
|
||||||
if (riscv_cpu_virt_enabled(env) && ((hdeleg >> cause) & 1)) {
|
if (riscv_cpu_virt_enabled(env) && ((hdeleg >> cause) & 1)) {
|
||||||
/* Trap to VS mode */
|
/* Trap to VS mode */
|
||||||
|
@ -158,6 +158,15 @@ static RISCVException any32(CPURISCVState *env, int csrno)
|
|||||||
|
|
||||||
}
|
}
|
||||||
|
|
||||||
|
static int aia_any32(CPURISCVState *env, int csrno)
|
||||||
|
{
|
||||||
|
if (!riscv_feature(env, RISCV_FEATURE_AIA)) {
|
||||||
|
return RISCV_EXCP_ILLEGAL_INST;
|
||||||
|
}
|
||||||
|
|
||||||
|
return any32(env, csrno);
|
||||||
|
}
|
||||||
|
|
||||||
static RISCVException smode(CPURISCVState *env, int csrno)
|
static RISCVException smode(CPURISCVState *env, int csrno)
|
||||||
{
|
{
|
||||||
if (riscv_has_ext(env, RVS)) {
|
if (riscv_has_ext(env, RVS)) {
|
||||||
@ -167,6 +176,24 @@ static RISCVException smode(CPURISCVState *env, int csrno)
|
|||||||
return RISCV_EXCP_ILLEGAL_INST;
|
return RISCV_EXCP_ILLEGAL_INST;
|
||||||
}
|
}
|
||||||
|
|
||||||
|
static int smode32(CPURISCVState *env, int csrno)
|
||||||
|
{
|
||||||
|
if (riscv_cpu_mxl(env) != MXL_RV32) {
|
||||||
|
return RISCV_EXCP_ILLEGAL_INST;
|
||||||
|
}
|
||||||
|
|
||||||
|
return smode(env, csrno);
|
||||||
|
}
|
||||||
|
|
||||||
|
static int aia_smode32(CPURISCVState *env, int csrno)
|
||||||
|
{
|
||||||
|
if (!riscv_feature(env, RISCV_FEATURE_AIA)) {
|
||||||
|
return RISCV_EXCP_ILLEGAL_INST;
|
||||||
|
}
|
||||||
|
|
||||||
|
return smode32(env, csrno);
|
||||||
|
}
|
||||||
|
|
||||||
static RISCVException hmode(CPURISCVState *env, int csrno)
|
static RISCVException hmode(CPURISCVState *env, int csrno)
|
||||||
{
|
{
|
||||||
if (riscv_has_ext(env, RVS) &&
|
if (riscv_has_ext(env, RVS) &&
|
||||||
@ -207,6 +234,15 @@ static RISCVException pointer_masking(CPURISCVState *env, int csrno)
|
|||||||
return RISCV_EXCP_ILLEGAL_INST;
|
return RISCV_EXCP_ILLEGAL_INST;
|
||||||
}
|
}
|
||||||
|
|
||||||
|
static int aia_hmode32(CPURISCVState *env, int csrno)
|
||||||
|
{
|
||||||
|
if (!riscv_feature(env, RISCV_FEATURE_AIA)) {
|
||||||
|
return RISCV_EXCP_ILLEGAL_INST;
|
||||||
|
}
|
||||||
|
|
||||||
|
return hmode32(env, csrno);
|
||||||
|
}
|
||||||
|
|
||||||
static RISCVException pmp(CPURISCVState *env, int csrno)
|
static RISCVException pmp(CPURISCVState *env, int csrno)
|
||||||
{
|
{
|
||||||
if (riscv_feature(env, RISCV_FEATURE_PMP)) {
|
if (riscv_feature(env, RISCV_FEATURE_PMP)) {
|
||||||
@ -458,15 +494,15 @@ static RISCVException read_timeh(CPURISCVState *env, int csrno,
|
|||||||
|
|
||||||
/* Machine constants */
|
/* Machine constants */
|
||||||
|
|
||||||
#define M_MODE_INTERRUPTS (MIP_MSIP | MIP_MTIP | MIP_MEIP)
|
#define M_MODE_INTERRUPTS ((uint64_t)(MIP_MSIP | MIP_MTIP | MIP_MEIP))
|
||||||
#define S_MODE_INTERRUPTS (MIP_SSIP | MIP_STIP | MIP_SEIP)
|
#define S_MODE_INTERRUPTS ((uint64_t)(MIP_SSIP | MIP_STIP | MIP_SEIP))
|
||||||
#define VS_MODE_INTERRUPTS (MIP_VSSIP | MIP_VSTIP | MIP_VSEIP)
|
#define VS_MODE_INTERRUPTS ((uint64_t)(MIP_VSSIP | MIP_VSTIP | MIP_VSEIP))
|
||||||
#define HS_MODE_INTERRUPTS (MIP_SGEIP | VS_MODE_INTERRUPTS)
|
#define HS_MODE_INTERRUPTS ((uint64_t)(MIP_SGEIP | VS_MODE_INTERRUPTS))
|
||||||
|
|
||||||
static const target_ulong delegable_ints = S_MODE_INTERRUPTS |
|
static const uint64_t delegable_ints = S_MODE_INTERRUPTS |
|
||||||
VS_MODE_INTERRUPTS;
|
VS_MODE_INTERRUPTS;
|
||||||
static const target_ulong vs_delegable_ints = VS_MODE_INTERRUPTS;
|
static const uint64_t vs_delegable_ints = VS_MODE_INTERRUPTS;
|
||||||
static const target_ulong all_ints = M_MODE_INTERRUPTS | S_MODE_INTERRUPTS |
|
static const uint64_t all_ints = M_MODE_INTERRUPTS | S_MODE_INTERRUPTS |
|
||||||
HS_MODE_INTERRUPTS;
|
HS_MODE_INTERRUPTS;
|
||||||
#define DELEGABLE_EXCPS ((1ULL << (RISCV_EXCP_INST_ADDR_MIS)) | \
|
#define DELEGABLE_EXCPS ((1ULL << (RISCV_EXCP_INST_ADDR_MIS)) | \
|
||||||
(1ULL << (RISCV_EXCP_INST_ACCESS_FAULT)) | \
|
(1ULL << (RISCV_EXCP_INST_ACCESS_FAULT)) | \
|
||||||
@ -737,40 +773,107 @@ static RISCVException write_medeleg(CPURISCVState *env, int csrno,
|
|||||||
return RISCV_EXCP_NONE;
|
return RISCV_EXCP_NONE;
|
||||||
}
|
}
|
||||||
|
|
||||||
static RISCVException read_mideleg(CPURISCVState *env, int csrno,
|
static RISCVException rmw_mideleg64(CPURISCVState *env, int csrno,
|
||||||
target_ulong *val)
|
uint64_t *ret_val,
|
||||||
|
uint64_t new_val, uint64_t wr_mask)
|
||||||
{
|
{
|
||||||
*val = env->mideleg;
|
uint64_t mask = wr_mask & delegable_ints;
|
||||||
return RISCV_EXCP_NONE;
|
|
||||||
}
|
if (ret_val) {
|
||||||
|
*ret_val = env->mideleg;
|
||||||
|
}
|
||||||
|
|
||||||
|
env->mideleg = (env->mideleg & ~mask) | (new_val & mask);
|
||||||
|
|
||||||
static RISCVException write_mideleg(CPURISCVState *env, int csrno,
|
|
||||||
target_ulong val)
|
|
||||||
{
|
|
||||||
env->mideleg = (env->mideleg & ~delegable_ints) | (val & delegable_ints);
|
|
||||||
if (riscv_has_ext(env, RVH)) {
|
if (riscv_has_ext(env, RVH)) {
|
||||||
env->mideleg |= HS_MODE_INTERRUPTS;
|
env->mideleg |= HS_MODE_INTERRUPTS;
|
||||||
}
|
}
|
||||||
|
|
||||||
return RISCV_EXCP_NONE;
|
return RISCV_EXCP_NONE;
|
||||||
}
|
}
|
||||||
|
|
||||||
static RISCVException read_mie(CPURISCVState *env, int csrno,
|
static RISCVException rmw_mideleg(CPURISCVState *env, int csrno,
|
||||||
target_ulong *val)
|
target_ulong *ret_val,
|
||||||
|
target_ulong new_val, target_ulong wr_mask)
|
||||||
{
|
{
|
||||||
*val = env->mie;
|
uint64_t rval;
|
||||||
return RISCV_EXCP_NONE;
|
RISCVException ret;
|
||||||
}
|
|
||||||
|
|
||||||
static RISCVException write_mie(CPURISCVState *env, int csrno,
|
ret = rmw_mideleg64(env, csrno, &rval, new_val, wr_mask);
|
||||||
target_ulong val)
|
if (ret_val) {
|
||||||
{
|
*ret_val = rval;
|
||||||
env->mie = (env->mie & ~all_ints) | (val & all_ints);
|
|
||||||
if (!riscv_has_ext(env, RVH)) {
|
|
||||||
env->mie &= ~MIP_SGEIP;
|
|
||||||
}
|
}
|
||||||
|
|
||||||
|
return ret;
|
||||||
|
}
|
||||||
|
|
||||||
|
static RISCVException rmw_midelegh(CPURISCVState *env, int csrno,
|
||||||
|
target_ulong *ret_val,
|
||||||
|
target_ulong new_val,
|
||||||
|
target_ulong wr_mask)
|
||||||
|
{
|
||||||
|
uint64_t rval;
|
||||||
|
RISCVException ret;
|
||||||
|
|
||||||
|
ret = rmw_mideleg64(env, csrno, &rval,
|
||||||
|
((uint64_t)new_val) << 32, ((uint64_t)wr_mask) << 32);
|
||||||
|
if (ret_val) {
|
||||||
|
*ret_val = rval >> 32;
|
||||||
|
}
|
||||||
|
|
||||||
|
return ret;
|
||||||
|
}
|
||||||
|
|
||||||
|
static RISCVException rmw_mie64(CPURISCVState *env, int csrno,
|
||||||
|
uint64_t *ret_val,
|
||||||
|
uint64_t new_val, uint64_t wr_mask)
|
||||||
|
{
|
||||||
|
uint64_t mask = wr_mask & all_ints;
|
||||||
|
|
||||||
|
if (ret_val) {
|
||||||
|
*ret_val = env->mie;
|
||||||
|
}
|
||||||
|
|
||||||
|
env->mie = (env->mie & ~mask) | (new_val & mask);
|
||||||
|
|
||||||
|
if (!riscv_has_ext(env, RVH)) {
|
||||||
|
env->mie &= ~((uint64_t)MIP_SGEIP);
|
||||||
|
}
|
||||||
|
|
||||||
return RISCV_EXCP_NONE;
|
return RISCV_EXCP_NONE;
|
||||||
}
|
}
|
||||||
|
|
||||||
|
static RISCVException rmw_mie(CPURISCVState *env, int csrno,
|
||||||
|
target_ulong *ret_val,
|
||||||
|
target_ulong new_val, target_ulong wr_mask)
|
||||||
|
{
|
||||||
|
uint64_t rval;
|
||||||
|
RISCVException ret;
|
||||||
|
|
||||||
|
ret = rmw_mie64(env, csrno, &rval, new_val, wr_mask);
|
||||||
|
if (ret_val) {
|
||||||
|
*ret_val = rval;
|
||||||
|
}
|
||||||
|
|
||||||
|
return ret;
|
||||||
|
}
|
||||||
|
|
||||||
|
static RISCVException rmw_mieh(CPURISCVState *env, int csrno,
|
||||||
|
target_ulong *ret_val,
|
||||||
|
target_ulong new_val, target_ulong wr_mask)
|
||||||
|
{
|
||||||
|
uint64_t rval;
|
||||||
|
RISCVException ret;
|
||||||
|
|
||||||
|
ret = rmw_mie64(env, csrno, &rval,
|
||||||
|
((uint64_t)new_val) << 32, ((uint64_t)wr_mask) << 32);
|
||||||
|
if (ret_val) {
|
||||||
|
*ret_val = rval >> 32;
|
||||||
|
}
|
||||||
|
|
||||||
|
return ret;
|
||||||
|
}
|
||||||
|
|
||||||
static RISCVException read_mtvec(CPURISCVState *env, int csrno,
|
static RISCVException read_mtvec(CPURISCVState *env, int csrno,
|
||||||
target_ulong *val)
|
target_ulong *val)
|
||||||
{
|
{
|
||||||
@ -876,17 +979,17 @@ static RISCVException write_mtval(CPURISCVState *env, int csrno,
|
|||||||
return RISCV_EXCP_NONE;
|
return RISCV_EXCP_NONE;
|
||||||
}
|
}
|
||||||
|
|
||||||
static RISCVException rmw_mip(CPURISCVState *env, int csrno,
|
static RISCVException rmw_mip64(CPURISCVState *env, int csrno,
|
||||||
target_ulong *ret_value,
|
uint64_t *ret_val,
|
||||||
target_ulong new_value, target_ulong write_mask)
|
uint64_t new_val, uint64_t wr_mask)
|
||||||
{
|
{
|
||||||
RISCVCPU *cpu = env_archcpu(env);
|
RISCVCPU *cpu = env_archcpu(env);
|
||||||
/* Allow software control of delegable interrupts not claimed by hardware */
|
/* Allow software control of delegable interrupts not claimed by hardware */
|
||||||
target_ulong mask = write_mask & delegable_ints & ~env->miclaim;
|
uint64_t old_mip, mask = wr_mask & delegable_ints & ~env->miclaim;
|
||||||
uint32_t gin, old_mip;
|
uint32_t gin;
|
||||||
|
|
||||||
if (mask) {
|
if (mask) {
|
||||||
old_mip = riscv_cpu_update_mip(cpu, mask, (new_value & mask));
|
old_mip = riscv_cpu_update_mip(cpu, mask, (new_val & mask));
|
||||||
} else {
|
} else {
|
||||||
old_mip = env->mip;
|
old_mip = env->mip;
|
||||||
}
|
}
|
||||||
@ -896,13 +999,44 @@ static RISCVException rmw_mip(CPURISCVState *env, int csrno,
|
|||||||
old_mip |= (env->hgeip & ((target_ulong)1 << gin)) ? MIP_VSEIP : 0;
|
old_mip |= (env->hgeip & ((target_ulong)1 << gin)) ? MIP_VSEIP : 0;
|
||||||
}
|
}
|
||||||
|
|
||||||
if (ret_value) {
|
if (ret_val) {
|
||||||
*ret_value = old_mip;
|
*ret_val = old_mip;
|
||||||
}
|
}
|
||||||
|
|
||||||
return RISCV_EXCP_NONE;
|
return RISCV_EXCP_NONE;
|
||||||
}
|
}
|
||||||
|
|
||||||
|
static RISCVException rmw_mip(CPURISCVState *env, int csrno,
|
||||||
|
target_ulong *ret_val,
|
||||||
|
target_ulong new_val, target_ulong wr_mask)
|
||||||
|
{
|
||||||
|
uint64_t rval;
|
||||||
|
RISCVException ret;
|
||||||
|
|
||||||
|
ret = rmw_mip64(env, csrno, &rval, new_val, wr_mask);
|
||||||
|
if (ret_val) {
|
||||||
|
*ret_val = rval;
|
||||||
|
}
|
||||||
|
|
||||||
|
return ret;
|
||||||
|
}
|
||||||
|
|
||||||
|
static RISCVException rmw_miph(CPURISCVState *env, int csrno,
|
||||||
|
target_ulong *ret_val,
|
||||||
|
target_ulong new_val, target_ulong wr_mask)
|
||||||
|
{
|
||||||
|
uint64_t rval;
|
||||||
|
RISCVException ret;
|
||||||
|
|
||||||
|
ret = rmw_mip64(env, csrno, &rval,
|
||||||
|
((uint64_t)new_val) << 32, ((uint64_t)wr_mask) << 32);
|
||||||
|
if (ret_val) {
|
||||||
|
*ret_val = rval >> 32;
|
||||||
|
}
|
||||||
|
|
||||||
|
return ret;
|
||||||
|
}
|
||||||
|
|
||||||
/* Supervisor Trap Setup */
|
/* Supervisor Trap Setup */
|
||||||
static RISCVException read_sstatus_i128(CPURISCVState *env, int csrno,
|
static RISCVException read_sstatus_i128(CPURISCVState *env, int csrno,
|
||||||
Int128 *val)
|
Int128 *val)
|
||||||
@ -943,45 +1077,112 @@ static RISCVException write_sstatus(CPURISCVState *env, int csrno,
|
|||||||
return write_mstatus(env, CSR_MSTATUS, newval);
|
return write_mstatus(env, CSR_MSTATUS, newval);
|
||||||
}
|
}
|
||||||
|
|
||||||
static RISCVException read_vsie(CPURISCVState *env, int csrno,
|
static RISCVException rmw_vsie64(CPURISCVState *env, int csrno,
|
||||||
target_ulong *val)
|
uint64_t *ret_val,
|
||||||
|
uint64_t new_val, uint64_t wr_mask)
|
||||||
{
|
{
|
||||||
/* Shift the VS bits to their S bit location in vsie */
|
RISCVException ret;
|
||||||
*val = (env->mie & env->hideleg & VS_MODE_INTERRUPTS) >> 1;
|
uint64_t rval, vsbits, mask = env->hideleg & VS_MODE_INTERRUPTS;
|
||||||
return RISCV_EXCP_NONE;
|
|
||||||
}
|
|
||||||
|
|
||||||
static RISCVException read_sie(CPURISCVState *env, int csrno,
|
/* Bring VS-level bits to correct position */
|
||||||
target_ulong *val)
|
vsbits = new_val & (VS_MODE_INTERRUPTS >> 1);
|
||||||
{
|
new_val &= ~(VS_MODE_INTERRUPTS >> 1);
|
||||||
if (riscv_cpu_virt_enabled(env)) {
|
new_val |= vsbits << 1;
|
||||||
read_vsie(env, CSR_VSIE, val);
|
vsbits = wr_mask & (VS_MODE_INTERRUPTS >> 1);
|
||||||
} else {
|
wr_mask &= ~(VS_MODE_INTERRUPTS >> 1);
|
||||||
*val = env->mie & env->mideleg;
|
wr_mask |= vsbits << 1;
|
||||||
}
|
|
||||||
return RISCV_EXCP_NONE;
|
|
||||||
}
|
|
||||||
|
|
||||||
static RISCVException write_vsie(CPURISCVState *env, int csrno,
|
ret = rmw_mie64(env, csrno, &rval, new_val, wr_mask & mask);
|
||||||
target_ulong val)
|
if (ret_val) {
|
||||||
{
|
rval &= mask;
|
||||||
/* Shift the S bits to their VS bit location in mie */
|
vsbits = rval & VS_MODE_INTERRUPTS;
|
||||||
target_ulong newval = (env->mie & ~VS_MODE_INTERRUPTS) |
|
rval &= ~VS_MODE_INTERRUPTS;
|
||||||
((val << 1) & env->hideleg & VS_MODE_INTERRUPTS);
|
*ret_val = rval | (vsbits >> 1);
|
||||||
return write_mie(env, CSR_MIE, newval);
|
|
||||||
}
|
|
||||||
|
|
||||||
static int write_sie(CPURISCVState *env, int csrno, target_ulong val)
|
|
||||||
{
|
|
||||||
if (riscv_cpu_virt_enabled(env)) {
|
|
||||||
write_vsie(env, CSR_VSIE, val);
|
|
||||||
} else {
|
|
||||||
target_ulong newval = (env->mie & ~S_MODE_INTERRUPTS) |
|
|
||||||
(val & S_MODE_INTERRUPTS);
|
|
||||||
write_mie(env, CSR_MIE, newval);
|
|
||||||
}
|
}
|
||||||
|
|
||||||
return RISCV_EXCP_NONE;
|
return ret;
|
||||||
|
}
|
||||||
|
|
||||||
|
static RISCVException rmw_vsie(CPURISCVState *env, int csrno,
|
||||||
|
target_ulong *ret_val,
|
||||||
|
target_ulong new_val, target_ulong wr_mask)
|
||||||
|
{
|
||||||
|
uint64_t rval;
|
||||||
|
RISCVException ret;
|
||||||
|
|
||||||
|
ret = rmw_vsie64(env, csrno, &rval, new_val, wr_mask);
|
||||||
|
if (ret_val) {
|
||||||
|
*ret_val = rval;
|
||||||
|
}
|
||||||
|
|
||||||
|
return ret;
|
||||||
|
}
|
||||||
|
|
||||||
|
static RISCVException rmw_vsieh(CPURISCVState *env, int csrno,
|
||||||
|
target_ulong *ret_val,
|
||||||
|
target_ulong new_val, target_ulong wr_mask)
|
||||||
|
{
|
||||||
|
uint64_t rval;
|
||||||
|
RISCVException ret;
|
||||||
|
|
||||||
|
ret = rmw_vsie64(env, csrno, &rval,
|
||||||
|
((uint64_t)new_val) << 32, ((uint64_t)wr_mask) << 32);
|
||||||
|
if (ret_val) {
|
||||||
|
*ret_val = rval >> 32;
|
||||||
|
}
|
||||||
|
|
||||||
|
return ret;
|
||||||
|
}
|
||||||
|
|
||||||
|
static RISCVException rmw_sie64(CPURISCVState *env, int csrno,
|
||||||
|
uint64_t *ret_val,
|
||||||
|
uint64_t new_val, uint64_t wr_mask)
|
||||||
|
{
|
||||||
|
RISCVException ret;
|
||||||
|
uint64_t mask = env->mideleg & S_MODE_INTERRUPTS;
|
||||||
|
|
||||||
|
if (riscv_cpu_virt_enabled(env)) {
|
||||||
|
ret = rmw_vsie64(env, CSR_VSIE, ret_val, new_val, wr_mask);
|
||||||
|
} else {
|
||||||
|
ret = rmw_mie64(env, csrno, ret_val, new_val, wr_mask & mask);
|
||||||
|
}
|
||||||
|
|
||||||
|
if (ret_val) {
|
||||||
|
*ret_val &= mask;
|
||||||
|
}
|
||||||
|
|
||||||
|
return ret;
|
||||||
|
}
|
||||||
|
|
||||||
|
static RISCVException rmw_sie(CPURISCVState *env, int csrno,
|
||||||
|
target_ulong *ret_val,
|
||||||
|
target_ulong new_val, target_ulong wr_mask)
|
||||||
|
{
|
||||||
|
uint64_t rval;
|
||||||
|
RISCVException ret;
|
||||||
|
|
||||||
|
ret = rmw_sie64(env, csrno, &rval, new_val, wr_mask);
|
||||||
|
if (ret_val) {
|
||||||
|
*ret_val = rval;
|
||||||
|
}
|
||||||
|
|
||||||
|
return ret;
|
||||||
|
}
|
||||||
|
|
||||||
|
static RISCVException rmw_sieh(CPURISCVState *env, int csrno,
|
||||||
|
target_ulong *ret_val,
|
||||||
|
target_ulong new_val, target_ulong wr_mask)
|
||||||
|
{
|
||||||
|
uint64_t rval;
|
||||||
|
RISCVException ret;
|
||||||
|
|
||||||
|
ret = rmw_sie64(env, csrno, &rval,
|
||||||
|
((uint64_t)new_val) << 32, ((uint64_t)wr_mask) << 32);
|
||||||
|
if (ret_val) {
|
||||||
|
*ret_val = rval >> 32;
|
||||||
|
}
|
||||||
|
|
||||||
|
return ret;
|
||||||
}
|
}
|
||||||
|
|
||||||
static RISCVException read_stvec(CPURISCVState *env, int csrno,
|
static RISCVException read_stvec(CPURISCVState *env, int csrno,
|
||||||
@ -1089,38 +1290,111 @@ static RISCVException write_stval(CPURISCVState *env, int csrno,
|
|||||||
return RISCV_EXCP_NONE;
|
return RISCV_EXCP_NONE;
|
||||||
}
|
}
|
||||||
|
|
||||||
static RISCVException rmw_vsip(CPURISCVState *env, int csrno,
|
static RISCVException rmw_vsip64(CPURISCVState *env, int csrno,
|
||||||
target_ulong *ret_value,
|
uint64_t *ret_val,
|
||||||
target_ulong new_value, target_ulong write_mask)
|
uint64_t new_val, uint64_t wr_mask)
|
||||||
{
|
{
|
||||||
/* Shift the S bits to their VS bit location in mip */
|
RISCVException ret;
|
||||||
int ret = rmw_mip(env, csrno, ret_value, new_value << 1,
|
uint64_t rval, vsbits, mask = env->hideleg & vsip_writable_mask;
|
||||||
(write_mask << 1) & vsip_writable_mask & env->hideleg);
|
|
||||||
|
|
||||||
if (ret_value) {
|
/* Bring VS-level bits to correct position */
|
||||||
*ret_value &= VS_MODE_INTERRUPTS;
|
vsbits = new_val & (VS_MODE_INTERRUPTS >> 1);
|
||||||
/* Shift the VS bits to their S bit location in vsip */
|
new_val &= ~(VS_MODE_INTERRUPTS >> 1);
|
||||||
*ret_value >>= 1;
|
new_val |= vsbits << 1;
|
||||||
|
vsbits = wr_mask & (VS_MODE_INTERRUPTS >> 1);
|
||||||
|
wr_mask &= ~(VS_MODE_INTERRUPTS >> 1);
|
||||||
|
wr_mask |= vsbits << 1;
|
||||||
|
|
||||||
|
ret = rmw_mip64(env, csrno, &rval, new_val, wr_mask & mask);
|
||||||
|
if (ret_val) {
|
||||||
|
rval &= mask;
|
||||||
|
vsbits = rval & VS_MODE_INTERRUPTS;
|
||||||
|
rval &= ~VS_MODE_INTERRUPTS;
|
||||||
|
*ret_val = rval | (vsbits >> 1);
|
||||||
}
|
}
|
||||||
|
|
||||||
|
return ret;
|
||||||
|
}
|
||||||
|
|
||||||
|
static RISCVException rmw_vsip(CPURISCVState *env, int csrno,
|
||||||
|
target_ulong *ret_val,
|
||||||
|
target_ulong new_val, target_ulong wr_mask)
|
||||||
|
{
|
||||||
|
uint64_t rval;
|
||||||
|
RISCVException ret;
|
||||||
|
|
||||||
|
ret = rmw_vsip64(env, csrno, &rval, new_val, wr_mask);
|
||||||
|
if (ret_val) {
|
||||||
|
*ret_val = rval;
|
||||||
|
}
|
||||||
|
|
||||||
|
return ret;
|
||||||
|
}
|
||||||
|
|
||||||
|
static RISCVException rmw_vsiph(CPURISCVState *env, int csrno,
|
||||||
|
target_ulong *ret_val,
|
||||||
|
target_ulong new_val, target_ulong wr_mask)
|
||||||
|
{
|
||||||
|
uint64_t rval;
|
||||||
|
RISCVException ret;
|
||||||
|
|
||||||
|
ret = rmw_vsip64(env, csrno, &rval,
|
||||||
|
((uint64_t)new_val) << 32, ((uint64_t)wr_mask) << 32);
|
||||||
|
if (ret_val) {
|
||||||
|
*ret_val = rval >> 32;
|
||||||
|
}
|
||||||
|
|
||||||
|
return ret;
|
||||||
|
}
|
||||||
|
|
||||||
|
static RISCVException rmw_sip64(CPURISCVState *env, int csrno,
|
||||||
|
uint64_t *ret_val,
|
||||||
|
uint64_t new_val, uint64_t wr_mask)
|
||||||
|
{
|
||||||
|
RISCVException ret;
|
||||||
|
uint64_t mask = env->mideleg & sip_writable_mask;
|
||||||
|
|
||||||
|
if (riscv_cpu_virt_enabled(env)) {
|
||||||
|
ret = rmw_vsip64(env, CSR_VSIP, ret_val, new_val, wr_mask);
|
||||||
|
} else {
|
||||||
|
ret = rmw_mip64(env, csrno, ret_val, new_val, wr_mask & mask);
|
||||||
|
}
|
||||||
|
|
||||||
|
if (ret_val) {
|
||||||
|
*ret_val &= env->mideleg & S_MODE_INTERRUPTS;
|
||||||
|
}
|
||||||
|
|
||||||
return ret;
|
return ret;
|
||||||
}
|
}
|
||||||
|
|
||||||
static RISCVException rmw_sip(CPURISCVState *env, int csrno,
|
static RISCVException rmw_sip(CPURISCVState *env, int csrno,
|
||||||
target_ulong *ret_value,
|
target_ulong *ret_val,
|
||||||
target_ulong new_value, target_ulong write_mask)
|
target_ulong new_val, target_ulong wr_mask)
|
||||||
{
|
{
|
||||||
int ret;
|
uint64_t rval;
|
||||||
|
RISCVException ret;
|
||||||
|
|
||||||
if (riscv_cpu_virt_enabled(env)) {
|
ret = rmw_sip64(env, csrno, &rval, new_val, wr_mask);
|
||||||
ret = rmw_vsip(env, CSR_VSIP, ret_value, new_value, write_mask);
|
if (ret_val) {
|
||||||
} else {
|
*ret_val = rval;
|
||||||
ret = rmw_mip(env, csrno, ret_value, new_value,
|
|
||||||
write_mask & env->mideleg & sip_writable_mask);
|
|
||||||
}
|
}
|
||||||
|
|
||||||
if (ret_value) {
|
return ret;
|
||||||
*ret_value &= env->mideleg & S_MODE_INTERRUPTS;
|
}
|
||||||
|
|
||||||
|
static RISCVException rmw_siph(CPURISCVState *env, int csrno,
|
||||||
|
target_ulong *ret_val,
|
||||||
|
target_ulong new_val, target_ulong wr_mask)
|
||||||
|
{
|
||||||
|
uint64_t rval;
|
||||||
|
RISCVException ret;
|
||||||
|
|
||||||
|
ret = rmw_sip64(env, csrno, &rval,
|
||||||
|
((uint64_t)new_val) << 32, ((uint64_t)wr_mask) << 32);
|
||||||
|
if (ret_val) {
|
||||||
|
*ret_val = rval >> 32;
|
||||||
}
|
}
|
||||||
|
|
||||||
return ret;
|
return ret;
|
||||||
}
|
}
|
||||||
|
|
||||||
@ -1215,30 +1489,94 @@ static RISCVException write_hedeleg(CPURISCVState *env, int csrno,
|
|||||||
return RISCV_EXCP_NONE;
|
return RISCV_EXCP_NONE;
|
||||||
}
|
}
|
||||||
|
|
||||||
static RISCVException read_hideleg(CPURISCVState *env, int csrno,
|
static RISCVException rmw_hideleg64(CPURISCVState *env, int csrno,
|
||||||
target_ulong *val)
|
uint64_t *ret_val,
|
||||||
|
uint64_t new_val, uint64_t wr_mask)
|
||||||
{
|
{
|
||||||
*val = env->hideleg;
|
uint64_t mask = wr_mask & vs_delegable_ints;
|
||||||
|
|
||||||
|
if (ret_val) {
|
||||||
|
*ret_val = env->hideleg & vs_delegable_ints;
|
||||||
|
}
|
||||||
|
|
||||||
|
env->hideleg = (env->hideleg & ~mask) | (new_val & mask);
|
||||||
return RISCV_EXCP_NONE;
|
return RISCV_EXCP_NONE;
|
||||||
}
|
}
|
||||||
|
|
||||||
static RISCVException write_hideleg(CPURISCVState *env, int csrno,
|
static RISCVException rmw_hideleg(CPURISCVState *env, int csrno,
|
||||||
target_ulong val)
|
target_ulong *ret_val,
|
||||||
|
target_ulong new_val, target_ulong wr_mask)
|
||||||
{
|
{
|
||||||
env->hideleg = val & vs_delegable_ints;
|
uint64_t rval;
|
||||||
return RISCV_EXCP_NONE;
|
RISCVException ret;
|
||||||
|
|
||||||
|
ret = rmw_hideleg64(env, csrno, &rval, new_val, wr_mask);
|
||||||
|
if (ret_val) {
|
||||||
|
*ret_val = rval;
|
||||||
|
}
|
||||||
|
|
||||||
|
return ret;
|
||||||
|
}
|
||||||
|
|
||||||
|
static RISCVException rmw_hidelegh(CPURISCVState *env, int csrno,
|
||||||
|
target_ulong *ret_val,
|
||||||
|
target_ulong new_val, target_ulong wr_mask)
|
||||||
|
{
|
||||||
|
uint64_t rval;
|
||||||
|
RISCVException ret;
|
||||||
|
|
||||||
|
ret = rmw_hideleg64(env, csrno, &rval,
|
||||||
|
((uint64_t)new_val) << 32, ((uint64_t)wr_mask) << 32);
|
||||||
|
if (ret_val) {
|
||||||
|
*ret_val = rval >> 32;
|
||||||
|
}
|
||||||
|
|
||||||
|
return ret;
|
||||||
|
}
|
||||||
|
|
||||||
|
static RISCVException rmw_hvip64(CPURISCVState *env, int csrno,
|
||||||
|
uint64_t *ret_val,
|
||||||
|
uint64_t new_val, uint64_t wr_mask)
|
||||||
|
{
|
||||||
|
RISCVException ret;
|
||||||
|
|
||||||
|
ret = rmw_mip64(env, csrno, ret_val, new_val,
|
||||||
|
wr_mask & hvip_writable_mask);
|
||||||
|
if (ret_val) {
|
||||||
|
*ret_val &= VS_MODE_INTERRUPTS;
|
||||||
|
}
|
||||||
|
|
||||||
|
return ret;
|
||||||
}
|
}
|
||||||
|
|
||||||
static RISCVException rmw_hvip(CPURISCVState *env, int csrno,
|
static RISCVException rmw_hvip(CPURISCVState *env, int csrno,
|
||||||
target_ulong *ret_value,
|
target_ulong *ret_val,
|
||||||
target_ulong new_value, target_ulong write_mask)
|
target_ulong new_val, target_ulong wr_mask)
|
||||||
{
|
{
|
||||||
int ret = rmw_mip(env, csrno, ret_value, new_value,
|
uint64_t rval;
|
||||||
write_mask & hvip_writable_mask);
|
RISCVException ret;
|
||||||
|
|
||||||
if (ret_value) {
|
ret = rmw_hvip64(env, csrno, &rval, new_val, wr_mask);
|
||||||
*ret_value &= VS_MODE_INTERRUPTS;
|
if (ret_val) {
|
||||||
|
*ret_val = rval;
|
||||||
}
|
}
|
||||||
|
|
||||||
|
return ret;
|
||||||
|
}
|
||||||
|
|
||||||
|
static RISCVException rmw_hviph(CPURISCVState *env, int csrno,
|
||||||
|
target_ulong *ret_val,
|
||||||
|
target_ulong new_val, target_ulong wr_mask)
|
||||||
|
{
|
||||||
|
uint64_t rval;
|
||||||
|
RISCVException ret;
|
||||||
|
|
||||||
|
ret = rmw_hvip64(env, csrno, &rval,
|
||||||
|
((uint64_t)new_val) << 32, ((uint64_t)wr_mask) << 32);
|
||||||
|
if (ret_val) {
|
||||||
|
*ret_val = rval >> 32;
|
||||||
|
}
|
||||||
|
|
||||||
return ret;
|
return ret;
|
||||||
}
|
}
|
||||||
|
|
||||||
@ -1255,18 +1593,19 @@ static RISCVException rmw_hip(CPURISCVState *env, int csrno,
|
|||||||
return ret;
|
return ret;
|
||||||
}
|
}
|
||||||
|
|
||||||
static RISCVException read_hie(CPURISCVState *env, int csrno,
|
static RISCVException rmw_hie(CPURISCVState *env, int csrno,
|
||||||
target_ulong *val)
|
target_ulong *ret_val,
|
||||||
|
target_ulong new_val, target_ulong wr_mask)
|
||||||
{
|
{
|
||||||
*val = env->mie & HS_MODE_INTERRUPTS;
|
uint64_t rval;
|
||||||
return RISCV_EXCP_NONE;
|
RISCVException ret;
|
||||||
}
|
|
||||||
|
|
||||||
static RISCVException write_hie(CPURISCVState *env, int csrno,
|
ret = rmw_mie64(env, csrno, &rval, new_val, wr_mask & HS_MODE_INTERRUPTS);
|
||||||
target_ulong val)
|
if (ret_val) {
|
||||||
{
|
*ret_val = rval & HS_MODE_INTERRUPTS;
|
||||||
target_ulong newval = (env->mie & ~HS_MODE_INTERRUPTS) | (val & HS_MODE_INTERRUPTS);
|
}
|
||||||
return write_mie(env, CSR_MIE, newval);
|
|
||||||
|
return ret;
|
||||||
}
|
}
|
||||||
|
|
||||||
static RISCVException read_hcounteren(CPURISCVState *env, int csrno,
|
static RISCVException read_hcounteren(CPURISCVState *env, int csrno,
|
||||||
@ -2124,9 +2463,9 @@ riscv_csr_operations csr_ops[CSR_TABLE_SIZE] = {
|
|||||||
read_mstatus_i128 },
|
read_mstatus_i128 },
|
||||||
[CSR_MISA] = { "misa", any, read_misa, write_misa, NULL,
|
[CSR_MISA] = { "misa", any, read_misa, write_misa, NULL,
|
||||||
read_misa_i128 },
|
read_misa_i128 },
|
||||||
[CSR_MIDELEG] = { "mideleg", any, read_mideleg, write_mideleg },
|
[CSR_MIDELEG] = { "mideleg", any, NULL, NULL, rmw_mideleg },
|
||||||
[CSR_MEDELEG] = { "medeleg", any, read_medeleg, write_medeleg },
|
[CSR_MEDELEG] = { "medeleg", any, read_medeleg, write_medeleg },
|
||||||
[CSR_MIE] = { "mie", any, read_mie, write_mie },
|
[CSR_MIE] = { "mie", any, NULL, NULL, rmw_mie },
|
||||||
[CSR_MTVEC] = { "mtvec", any, read_mtvec, write_mtvec },
|
[CSR_MTVEC] = { "mtvec", any, read_mtvec, write_mtvec },
|
||||||
[CSR_MCOUNTEREN] = { "mcounteren", any, read_mcounteren, write_mcounteren },
|
[CSR_MCOUNTEREN] = { "mcounteren", any, read_mcounteren, write_mcounteren },
|
||||||
|
|
||||||
@ -2140,10 +2479,15 @@ riscv_csr_operations csr_ops[CSR_TABLE_SIZE] = {
|
|||||||
[CSR_MTVAL] = { "mtval", any, read_mtval, write_mtval },
|
[CSR_MTVAL] = { "mtval", any, read_mtval, write_mtval },
|
||||||
[CSR_MIP] = { "mip", any, NULL, NULL, rmw_mip },
|
[CSR_MIP] = { "mip", any, NULL, NULL, rmw_mip },
|
||||||
|
|
||||||
|
/* Machine-Level High-Half CSRs (AIA) */
|
||||||
|
[CSR_MIDELEGH] = { "midelegh", aia_any32, NULL, NULL, rmw_midelegh },
|
||||||
|
[CSR_MIEH] = { "mieh", aia_any32, NULL, NULL, rmw_mieh },
|
||||||
|
[CSR_MIPH] = { "miph", aia_any32, NULL, NULL, rmw_miph },
|
||||||
|
|
||||||
/* Supervisor Trap Setup */
|
/* Supervisor Trap Setup */
|
||||||
[CSR_SSTATUS] = { "sstatus", smode, read_sstatus, write_sstatus, NULL,
|
[CSR_SSTATUS] = { "sstatus", smode, read_sstatus, write_sstatus, NULL,
|
||||||
read_sstatus_i128 },
|
read_sstatus_i128 },
|
||||||
[CSR_SIE] = { "sie", smode, read_sie, write_sie },
|
[CSR_SIE] = { "sie", smode, NULL, NULL, rmw_sie },
|
||||||
[CSR_STVEC] = { "stvec", smode, read_stvec, write_stvec },
|
[CSR_STVEC] = { "stvec", smode, read_stvec, write_stvec },
|
||||||
[CSR_SCOUNTEREN] = { "scounteren", smode, read_scounteren, write_scounteren },
|
[CSR_SCOUNTEREN] = { "scounteren", smode, read_scounteren, write_scounteren },
|
||||||
|
|
||||||
@ -2158,12 +2502,16 @@ riscv_csr_operations csr_ops[CSR_TABLE_SIZE] = {
|
|||||||
/* Supervisor Protection and Translation */
|
/* Supervisor Protection and Translation */
|
||||||
[CSR_SATP] = { "satp", smode, read_satp, write_satp },
|
[CSR_SATP] = { "satp", smode, read_satp, write_satp },
|
||||||
|
|
||||||
|
/* Supervisor-Level High-Half CSRs (AIA) */
|
||||||
|
[CSR_SIEH] = { "sieh", aia_smode32, NULL, NULL, rmw_sieh },
|
||||||
|
[CSR_SIPH] = { "siph", aia_smode32, NULL, NULL, rmw_siph },
|
||||||
|
|
||||||
[CSR_HSTATUS] = { "hstatus", hmode, read_hstatus, write_hstatus },
|
[CSR_HSTATUS] = { "hstatus", hmode, read_hstatus, write_hstatus },
|
||||||
[CSR_HEDELEG] = { "hedeleg", hmode, read_hedeleg, write_hedeleg },
|
[CSR_HEDELEG] = { "hedeleg", hmode, read_hedeleg, write_hedeleg },
|
||||||
[CSR_HIDELEG] = { "hideleg", hmode, read_hideleg, write_hideleg },
|
[CSR_HIDELEG] = { "hideleg", hmode, NULL, NULL, rmw_hideleg },
|
||||||
[CSR_HVIP] = { "hvip", hmode, NULL, NULL, rmw_hvip },
|
[CSR_HVIP] = { "hvip", hmode, NULL, NULL, rmw_hvip },
|
||||||
[CSR_HIP] = { "hip", hmode, NULL, NULL, rmw_hip },
|
[CSR_HIP] = { "hip", hmode, NULL, NULL, rmw_hip },
|
||||||
[CSR_HIE] = { "hie", hmode, read_hie, write_hie },
|
[CSR_HIE] = { "hie", hmode, NULL, NULL, rmw_hie },
|
||||||
[CSR_HCOUNTEREN] = { "hcounteren", hmode, read_hcounteren, write_hcounteren },
|
[CSR_HCOUNTEREN] = { "hcounteren", hmode, read_hcounteren, write_hcounteren },
|
||||||
[CSR_HGEIE] = { "hgeie", hmode, read_hgeie, write_hgeie },
|
[CSR_HGEIE] = { "hgeie", hmode, read_hgeie, write_hgeie },
|
||||||
[CSR_HTVAL] = { "htval", hmode, read_htval, write_htval },
|
[CSR_HTVAL] = { "htval", hmode, read_htval, write_htval },
|
||||||
@ -2175,7 +2523,7 @@ riscv_csr_operations csr_ops[CSR_TABLE_SIZE] = {
|
|||||||
|
|
||||||
[CSR_VSSTATUS] = { "vsstatus", hmode, read_vsstatus, write_vsstatus },
|
[CSR_VSSTATUS] = { "vsstatus", hmode, read_vsstatus, write_vsstatus },
|
||||||
[CSR_VSIP] = { "vsip", hmode, NULL, NULL, rmw_vsip },
|
[CSR_VSIP] = { "vsip", hmode, NULL, NULL, rmw_vsip },
|
||||||
[CSR_VSIE] = { "vsie", hmode, read_vsie, write_vsie },
|
[CSR_VSIE] = { "vsie", hmode, NULL, NULL, rmw_vsie },
|
||||||
[CSR_VSTVEC] = { "vstvec", hmode, read_vstvec, write_vstvec },
|
[CSR_VSTVEC] = { "vstvec", hmode, read_vstvec, write_vstvec },
|
||||||
[CSR_VSSCRATCH] = { "vsscratch", hmode, read_vsscratch, write_vsscratch },
|
[CSR_VSSCRATCH] = { "vsscratch", hmode, read_vsscratch, write_vsscratch },
|
||||||
[CSR_VSEPC] = { "vsepc", hmode, read_vsepc, write_vsepc },
|
[CSR_VSEPC] = { "vsepc", hmode, read_vsepc, write_vsepc },
|
||||||
@ -2186,6 +2534,12 @@ riscv_csr_operations csr_ops[CSR_TABLE_SIZE] = {
|
|||||||
[CSR_MTVAL2] = { "mtval2", hmode, read_mtval2, write_mtval2 },
|
[CSR_MTVAL2] = { "mtval2", hmode, read_mtval2, write_mtval2 },
|
||||||
[CSR_MTINST] = { "mtinst", hmode, read_mtinst, write_mtinst },
|
[CSR_MTINST] = { "mtinst", hmode, read_mtinst, write_mtinst },
|
||||||
|
|
||||||
|
/* Hypervisor and VS-Level High-Half CSRs (H-extension with AIA) */
|
||||||
|
[CSR_HIDELEGH] = { "hidelegh", aia_hmode32, NULL, NULL, rmw_hidelegh },
|
||||||
|
[CSR_HVIPH] = { "hviph", aia_hmode32, NULL, NULL, rmw_hviph },
|
||||||
|
[CSR_VSIEH] = { "vsieh", aia_hmode32, NULL, NULL, rmw_vsieh },
|
||||||
|
[CSR_VSIPH] = { "vsiph", aia_hmode32, NULL, NULL, rmw_vsiph },
|
||||||
|
|
||||||
/* Physical Memory Protection */
|
/* Physical Memory Protection */
|
||||||
[CSR_MSECCFG] = { "mseccfg", epmp, read_mseccfg, write_mseccfg },
|
[CSR_MSECCFG] = { "mseccfg", epmp, read_mseccfg, write_mseccfg },
|
||||||
[CSR_PMPCFG0] = { "pmpcfg0", pmp, read_pmpcfg, write_pmpcfg },
|
[CSR_PMPCFG0] = { "pmpcfg0", pmp, read_pmpcfg, write_pmpcfg },
|
||||||
|
@ -84,7 +84,7 @@ static const VMStateDescription vmstate_hyper = {
|
|||||||
.fields = (VMStateField[]) {
|
.fields = (VMStateField[]) {
|
||||||
VMSTATE_UINTTL(env.hstatus, RISCVCPU),
|
VMSTATE_UINTTL(env.hstatus, RISCVCPU),
|
||||||
VMSTATE_UINTTL(env.hedeleg, RISCVCPU),
|
VMSTATE_UINTTL(env.hedeleg, RISCVCPU),
|
||||||
VMSTATE_UINTTL(env.hideleg, RISCVCPU),
|
VMSTATE_UINT64(env.hideleg, RISCVCPU),
|
||||||
VMSTATE_UINTTL(env.hcounteren, RISCVCPU),
|
VMSTATE_UINTTL(env.hcounteren, RISCVCPU),
|
||||||
VMSTATE_UINTTL(env.htval, RISCVCPU),
|
VMSTATE_UINTTL(env.htval, RISCVCPU),
|
||||||
VMSTATE_UINTTL(env.htinst, RISCVCPU),
|
VMSTATE_UINTTL(env.htinst, RISCVCPU),
|
||||||
@ -256,10 +256,10 @@ const VMStateDescription vmstate_riscv_cpu = {
|
|||||||
VMSTATE_UINTTL(env.resetvec, RISCVCPU),
|
VMSTATE_UINTTL(env.resetvec, RISCVCPU),
|
||||||
VMSTATE_UINTTL(env.mhartid, RISCVCPU),
|
VMSTATE_UINTTL(env.mhartid, RISCVCPU),
|
||||||
VMSTATE_UINT64(env.mstatus, RISCVCPU),
|
VMSTATE_UINT64(env.mstatus, RISCVCPU),
|
||||||
VMSTATE_UINTTL(env.mip, RISCVCPU),
|
VMSTATE_UINT64(env.mip, RISCVCPU),
|
||||||
VMSTATE_UINT32(env.miclaim, RISCVCPU),
|
VMSTATE_UINT64(env.miclaim, RISCVCPU),
|
||||||
VMSTATE_UINTTL(env.mie, RISCVCPU),
|
VMSTATE_UINT64(env.mie, RISCVCPU),
|
||||||
VMSTATE_UINTTL(env.mideleg, RISCVCPU),
|
VMSTATE_UINT64(env.mideleg, RISCVCPU),
|
||||||
VMSTATE_UINTTL(env.satp, RISCVCPU),
|
VMSTATE_UINTTL(env.satp, RISCVCPU),
|
||||||
VMSTATE_UINTTL(env.stval, RISCVCPU),
|
VMSTATE_UINTTL(env.stval, RISCVCPU),
|
||||||
VMSTATE_UINTTL(env.medeleg, RISCVCPU),
|
VMSTATE_UINTTL(env.medeleg, RISCVCPU),
|
||||||
|
Loading…
Reference in New Issue
Block a user