tcg: Split out tcg_out_ext16u
We will need a backend interface for performing 16-bit zero-extend. Use it in tcg_reg_alloc_op in the meantime. Reviewed-by: Philippe Mathieu-Daudé <philmd@linaro.org> Signed-off-by: Richard Henderson <richard.henderson@linaro.org>
This commit is contained in:
parent
753e42eada
commit
379afdff47
@ -1442,6 +1442,11 @@ static void tcg_out_ext8u(TCGContext *s, TCGReg rd, TCGReg rn)
|
||||
tcg_out_uxt(s, MO_8, rd, rn);
|
||||
}
|
||||
|
||||
static void tcg_out_ext16u(TCGContext *s, TCGReg rd, TCGReg rn)
|
||||
{
|
||||
tcg_out_uxt(s, MO_16, rd, rn);
|
||||
}
|
||||
|
||||
static void tcg_out_addsubi(TCGContext *s, int ext, TCGReg rd,
|
||||
TCGReg rn, int64_t aimm)
|
||||
{
|
||||
@ -2241,7 +2246,7 @@ static void tcg_out_op(TCGContext *s, TCGOpcode opc,
|
||||
tcg_out_ext16s(s, ext, a0, a0);
|
||||
} else if ((a2 & (TCG_BSWAP_IZ | TCG_BSWAP_OZ)) == TCG_BSWAP_OZ) {
|
||||
/* Output must be zero-extended, but input isn't. */
|
||||
tcg_out_uxt(s, MO_16, a0, a0);
|
||||
tcg_out_ext16u(s, a0, a0);
|
||||
}
|
||||
break;
|
||||
|
||||
@ -2249,10 +2254,6 @@ static void tcg_out_op(TCGContext *s, TCGOpcode opc,
|
||||
case INDEX_op_ext32s_i64:
|
||||
tcg_out_sxt(s, TCG_TYPE_I64, MO_32, a0, a1);
|
||||
break;
|
||||
case INDEX_op_ext16u_i64:
|
||||
case INDEX_op_ext16u_i32:
|
||||
tcg_out_uxt(s, MO_16, a0, a1);
|
||||
break;
|
||||
case INDEX_op_extu_i32_i64:
|
||||
case INDEX_op_ext32u_i64:
|
||||
tcg_out_movr(s, TCG_TYPE_I32, a0, a1);
|
||||
@ -2319,6 +2320,8 @@ static void tcg_out_op(TCGContext *s, TCGOpcode opc,
|
||||
case INDEX_op_ext8u_i64:
|
||||
case INDEX_op_ext16s_i64:
|
||||
case INDEX_op_ext16s_i32:
|
||||
case INDEX_op_ext16u_i64:
|
||||
case INDEX_op_ext16u_i32:
|
||||
default:
|
||||
g_assert_not_reached();
|
||||
}
|
||||
|
@ -981,12 +981,18 @@ static void tcg_out_ext16s(TCGContext *s, TCGType t, TCGReg rd, TCGReg rn)
|
||||
tcg_out32(s, 0x06bf0070 | (COND_AL << 28) | (rd << 12) | rn);
|
||||
}
|
||||
|
||||
static void tcg_out_ext16u(TCGContext *s, ARMCond cond, TCGReg rd, TCGReg rn)
|
||||
static void tcg_out_ext16u_cond(TCGContext *s, ARMCond cond,
|
||||
TCGReg rd, TCGReg rn)
|
||||
{
|
||||
/* uxth */
|
||||
tcg_out32(s, 0x06ff0070 | (cond << 28) | (rd << 12) | rn);
|
||||
}
|
||||
|
||||
static void tcg_out_ext16u(TCGContext *s, TCGReg rd, TCGReg rn)
|
||||
{
|
||||
tcg_out_ext16u_cond(s, COND_AL, rd, rn);
|
||||
}
|
||||
|
||||
static void tcg_out_bswap16(TCGContext *s, ARMCond cond,
|
||||
TCGReg rd, TCGReg rn, int flags)
|
||||
{
|
||||
@ -1372,8 +1378,8 @@ DEFINE_TCG_OUT_ARG(tcg_out_arg_imm32, uint32_t, tcg_out_movi32,
|
||||
(tcg_out_movi32(s, COND_AL, TCG_REG_TMP, arg), arg = TCG_REG_TMP))
|
||||
DEFINE_TCG_OUT_ARG(tcg_out_arg_reg8, TCGReg, tcg_out_ext8u_cond,
|
||||
(tcg_out_ext8u_cond(s, COND_AL, TCG_REG_TMP, arg), arg = TCG_REG_TMP))
|
||||
DEFINE_TCG_OUT_ARG(tcg_out_arg_reg16, TCGReg, tcg_out_ext16u,
|
||||
(tcg_out_ext16u(s, COND_AL, TCG_REG_TMP, arg), arg = TCG_REG_TMP))
|
||||
DEFINE_TCG_OUT_ARG(tcg_out_arg_reg16, TCGReg, tcg_out_ext16u_cond,
|
||||
(tcg_out_ext16u_cond(s, COND_AL, TCG_REG_TMP, arg), arg = TCG_REG_TMP))
|
||||
DEFINE_TCG_OUT_ARG(tcg_out_arg_reg32, TCGReg, tcg_out_mov_reg, )
|
||||
|
||||
static TCGReg tcg_out_arg_reg64(TCGContext *s, TCGReg argreg,
|
||||
@ -2249,10 +2255,6 @@ static void tcg_out_op(TCGContext *s, TCGOpcode opc,
|
||||
tcg_out_bswap32(s, COND_AL, args[0], args[1]);
|
||||
break;
|
||||
|
||||
case INDEX_op_ext16u_i32:
|
||||
tcg_out_ext16u(s, COND_AL, args[0], args[1]);
|
||||
break;
|
||||
|
||||
case INDEX_op_deposit_i32:
|
||||
tcg_out_deposit(s, COND_AL, args[0], args[2],
|
||||
args[3], args[4], const_args[2]);
|
||||
@ -2303,6 +2305,7 @@ static void tcg_out_op(TCGContext *s, TCGOpcode opc,
|
||||
case INDEX_op_ext8s_i32: /* Always emitted via tcg_reg_alloc_op. */
|
||||
case INDEX_op_ext8u_i32:
|
||||
case INDEX_op_ext16s_i32:
|
||||
case INDEX_op_ext16u_i32:
|
||||
default:
|
||||
g_assert_not_reached();
|
||||
}
|
||||
|
@ -1274,7 +1274,7 @@ static void tcg_out_ext8s(TCGContext *s, TCGType type, TCGReg dest, TCGReg src)
|
||||
tcg_out_modrm(s, OPC_MOVSBL + P_REXB_RM + rexw, dest, src);
|
||||
}
|
||||
|
||||
static inline void tcg_out_ext16u(TCGContext *s, int dest, int src)
|
||||
static void tcg_out_ext16u(TCGContext *s, TCGReg dest, TCGReg src)
|
||||
{
|
||||
/* movzwl */
|
||||
tcg_out_modrm(s, OPC_MOVZWL, dest, src);
|
||||
@ -2671,10 +2671,6 @@ static inline void tcg_out_op(TCGContext *s, TCGOpcode opc,
|
||||
tcg_out_modrm(s, OPC_GRP3_Ev + rexw, EXT3_NOT, a0);
|
||||
break;
|
||||
|
||||
OP_32_64(ext16u):
|
||||
tcg_out_ext16u(s, a0, a1);
|
||||
break;
|
||||
|
||||
case INDEX_op_qemu_ld_i32:
|
||||
tcg_out_qemu_ld(s, args, 0);
|
||||
break;
|
||||
@ -2839,6 +2835,8 @@ static inline void tcg_out_op(TCGContext *s, TCGOpcode opc,
|
||||
case INDEX_op_ext8u_i64:
|
||||
case INDEX_op_ext16s_i32:
|
||||
case INDEX_op_ext16s_i64:
|
||||
case INDEX_op_ext16u_i32:
|
||||
case INDEX_op_ext16u_i64:
|
||||
default:
|
||||
g_assert_not_reached();
|
||||
}
|
||||
|
@ -1246,11 +1246,6 @@ static void tcg_out_op(TCGContext *s, TCGOpcode opc,
|
||||
tcg_out_brcond(s, a2, a0, a1, arg_label(args[3]));
|
||||
break;
|
||||
|
||||
case INDEX_op_ext16u_i32:
|
||||
case INDEX_op_ext16u_i64:
|
||||
tcg_out_ext16u(s, a0, a1);
|
||||
break;
|
||||
|
||||
case INDEX_op_ext32u_i64:
|
||||
case INDEX_op_extu_i32_i64:
|
||||
tcg_out_ext32u(s, a0, a1);
|
||||
@ -1618,6 +1613,8 @@ static void tcg_out_op(TCGContext *s, TCGOpcode opc,
|
||||
case INDEX_op_ext8u_i64:
|
||||
case INDEX_op_ext16s_i32:
|
||||
case INDEX_op_ext16s_i64:
|
||||
case INDEX_op_ext16u_i32:
|
||||
case INDEX_op_ext16u_i64:
|
||||
default:
|
||||
g_assert_not_reached();
|
||||
}
|
||||
|
@ -569,6 +569,11 @@ static void tcg_out_ext16s(TCGContext *s, TCGType type, TCGReg rd, TCGReg rs)
|
||||
tcg_out_opc_reg(s, OPC_SEH, rd, TCG_REG_ZERO, rs);
|
||||
}
|
||||
|
||||
static void tcg_out_ext16u(TCGContext *s, TCGReg rd, TCGReg rs)
|
||||
{
|
||||
tcg_out_opc_imm(s, OPC_ANDI, rd, rs, 0xffff);
|
||||
}
|
||||
|
||||
static void tcg_out_addi_ptr(TCGContext *s, TCGReg rd, TCGReg rs,
|
||||
tcg_target_long imm)
|
||||
{
|
||||
|
@ -790,7 +790,7 @@ static void tcg_out_ext16s(TCGContext *s, TCGType type, TCGReg dst, TCGReg src)
|
||||
tcg_out32(s, EXTSH | RA(dst) | RS(src));
|
||||
}
|
||||
|
||||
static inline void tcg_out_ext16u(TCGContext *s, TCGReg dst, TCGReg src)
|
||||
static void tcg_out_ext16u(TCGContext *s, TCGReg dst, TCGReg src)
|
||||
{
|
||||
tcg_out32(s, ANDI | SAI(src, dst, 0xffff));
|
||||
}
|
||||
@ -3128,6 +3128,8 @@ static void tcg_out_op(TCGContext *s, TCGOpcode opc,
|
||||
case INDEX_op_ext8u_i64:
|
||||
case INDEX_op_ext16s_i32:
|
||||
case INDEX_op_ext16s_i64:
|
||||
case INDEX_op_ext16u_i32:
|
||||
case INDEX_op_ext16u_i64:
|
||||
default:
|
||||
g_assert_not_reached();
|
||||
}
|
||||
|
@ -1597,11 +1597,6 @@ static void tcg_out_op(TCGContext *s, TCGOpcode opc,
|
||||
tcg_out_qemu_st(s, args, true);
|
||||
break;
|
||||
|
||||
case INDEX_op_ext16u_i32:
|
||||
case INDEX_op_ext16u_i64:
|
||||
tcg_out_ext16u(s, a0, a1);
|
||||
break;
|
||||
|
||||
case INDEX_op_ext32u_i64:
|
||||
case INDEX_op_extu_i32_i64:
|
||||
tcg_out_ext32u(s, a0, a1);
|
||||
@ -1642,6 +1637,8 @@ static void tcg_out_op(TCGContext *s, TCGOpcode opc,
|
||||
case INDEX_op_ext8u_i64:
|
||||
case INDEX_op_ext16s_i32:
|
||||
case INDEX_op_ext16s_i64:
|
||||
case INDEX_op_ext16u_i32:
|
||||
case INDEX_op_ext16u_i64:
|
||||
default:
|
||||
g_assert_not_reached();
|
||||
}
|
||||
|
@ -1107,7 +1107,7 @@ static void tcg_out_ext16s(TCGContext *s, TCGType type, TCGReg dest, TCGReg src)
|
||||
tcg_out_insn(s, RRE, LGHR, dest, src);
|
||||
}
|
||||
|
||||
static void tgen_ext16u(TCGContext *s, TCGType type, TCGReg dest, TCGReg src)
|
||||
static void tcg_out_ext16u(TCGContext *s, TCGReg dest, TCGReg src)
|
||||
{
|
||||
tcg_out_insn(s, RRE, LLGHR, dest, src);
|
||||
}
|
||||
@ -1157,7 +1157,7 @@ static void tgen_andi(TCGContext *s, TCGType type, TCGReg dest, uint64_t val)
|
||||
return;
|
||||
}
|
||||
if ((val & valid) == 0xffff) {
|
||||
tgen_ext16u(s, TCG_TYPE_I64, dest, dest);
|
||||
tcg_out_ext16u(s, dest, dest);
|
||||
return;
|
||||
}
|
||||
|
||||
@ -1600,7 +1600,7 @@ static void tcg_out_qemu_ld_direct(TCGContext *s, MemOp opc, TCGReg data,
|
||||
case MO_UW | MO_BSWAP:
|
||||
/* swapped unsigned halfword load with upper bits zeroed */
|
||||
tcg_out_insn(s, RXY, LRVH, data, base, index, disp);
|
||||
tgen_ext16u(s, TCG_TYPE_I64, data, data);
|
||||
tcg_out_ext16u(s, data, data);
|
||||
break;
|
||||
case MO_UW:
|
||||
tcg_out_insn(s, RXY, LLGH, data, base, index, disp);
|
||||
@ -1809,7 +1809,7 @@ static bool tcg_out_qemu_st_slow_path(TCGContext *s, TCGLabelQemuLdst *lb)
|
||||
tcg_out_ext8u(s, TCG_REG_R4, data_reg);
|
||||
break;
|
||||
case MO_UW:
|
||||
tgen_ext16u(s, TCG_TYPE_I64, TCG_REG_R4, data_reg);
|
||||
tcg_out_ext16u(s, TCG_REG_R4, data_reg);
|
||||
break;
|
||||
case MO_UL:
|
||||
tgen_ext32u(s, TCG_REG_R4, data_reg);
|
||||
@ -2233,10 +2233,6 @@ static inline void tcg_out_op(TCGContext *s, TCGOpcode opc,
|
||||
}
|
||||
break;
|
||||
|
||||
case INDEX_op_ext16u_i32:
|
||||
tgen_ext16u(s, TCG_TYPE_I32, args[0], args[1]);
|
||||
break;
|
||||
|
||||
case INDEX_op_bswap16_i32:
|
||||
a0 = args[0], a1 = args[1], a2 = args[2];
|
||||
tcg_out_insn(s, RRE, LRVR, a0, a1);
|
||||
@ -2532,9 +2528,6 @@ static inline void tcg_out_op(TCGContext *s, TCGOpcode opc,
|
||||
case INDEX_op_ext32s_i64:
|
||||
tgen_ext32s(s, args[0], args[1]);
|
||||
break;
|
||||
case INDEX_op_ext16u_i64:
|
||||
tgen_ext16u(s, TCG_TYPE_I64, args[0], args[1]);
|
||||
break;
|
||||
case INDEX_op_extu_i32_i64:
|
||||
case INDEX_op_ext32u_i64:
|
||||
tgen_ext32u(s, args[0], args[1]);
|
||||
@ -2632,6 +2625,8 @@ static inline void tcg_out_op(TCGContext *s, TCGOpcode opc,
|
||||
case INDEX_op_ext8u_i64:
|
||||
case INDEX_op_ext16s_i32:
|
||||
case INDEX_op_ext16s_i64:
|
||||
case INDEX_op_ext16u_i32:
|
||||
case INDEX_op_ext16u_i64:
|
||||
default:
|
||||
g_assert_not_reached();
|
||||
}
|
||||
|
@ -511,6 +511,12 @@ static void tcg_out_ext8u(TCGContext *s, TCGReg rd, TCGReg rs)
|
||||
tcg_out_arithi(s, rd, rs, 0xff, ARITH_AND);
|
||||
}
|
||||
|
||||
static void tcg_out_ext16u(TCGContext *s, TCGReg rd, TCGReg rs)
|
||||
{
|
||||
tcg_out_arithi(s, rd, rs, 16, SHIFT_SLL);
|
||||
tcg_out_arithi(s, rd, rd, 16, SHIFT_SRL);
|
||||
}
|
||||
|
||||
static void tcg_out_addi_ptr(TCGContext *s, TCGReg rd, TCGReg rs,
|
||||
tcg_target_long imm)
|
||||
{
|
||||
@ -896,8 +902,7 @@ static void emit_extend(TCGContext *s, TCGReg r, int op)
|
||||
tcg_out_ext8u(s, r, r);
|
||||
break;
|
||||
case MO_16:
|
||||
tcg_out_arithi(s, r, r, 16, SHIFT_SLL);
|
||||
tcg_out_arithi(s, r, r, 16, SHIFT_SRL);
|
||||
tcg_out_ext16u(s, r, r);
|
||||
break;
|
||||
case MO_32:
|
||||
tcg_out_arith(s, r, r, 0, SHIFT_SRL);
|
||||
@ -1721,6 +1726,8 @@ static void tcg_out_op(TCGContext *s, TCGOpcode opc,
|
||||
case INDEX_op_ext8u_i64:
|
||||
case INDEX_op_ext16s_i32:
|
||||
case INDEX_op_ext16s_i64:
|
||||
case INDEX_op_ext16u_i32:
|
||||
case INDEX_op_ext16u_i64:
|
||||
default:
|
||||
g_assert_not_reached();
|
||||
}
|
||||
|
@ -108,6 +108,7 @@ static void tcg_out_movi(TCGContext *s, TCGType type,
|
||||
static void tcg_out_ext8s(TCGContext *s, TCGType type, TCGReg ret, TCGReg arg);
|
||||
static void tcg_out_ext16s(TCGContext *s, TCGType type, TCGReg ret, TCGReg arg);
|
||||
static void tcg_out_ext8u(TCGContext *s, TCGReg ret, TCGReg arg);
|
||||
static void tcg_out_ext16u(TCGContext *s, TCGReg ret, TCGReg arg);
|
||||
static void tcg_out_addi_ptr(TCGContext *s, TCGReg, TCGReg, tcg_target_long);
|
||||
static void tcg_out_exit_tb(TCGContext *s, uintptr_t arg);
|
||||
static void tcg_out_goto_tb(TCGContext *s, int which);
|
||||
@ -4516,6 +4517,10 @@ static void tcg_reg_alloc_op(TCGContext *s, const TCGOp *op)
|
||||
case INDEX_op_ext16s_i64:
|
||||
tcg_out_ext16s(s, TCG_TYPE_I64, new_args[0], new_args[1]);
|
||||
break;
|
||||
case INDEX_op_ext16u_i32:
|
||||
case INDEX_op_ext16u_i64:
|
||||
tcg_out_ext16u(s, new_args[0], new_args[1]);
|
||||
break;
|
||||
default:
|
||||
if (def->flags & TCG_OPF_VECTOR) {
|
||||
tcg_out_vec_op(s, op->opc, TCGOP_VECL(op), TCGOP_VECE(op),
|
||||
|
@ -604,6 +604,17 @@ static void tcg_out_ext16s(TCGContext *s, TCGType type, TCGReg rd, TCGReg rs)
|
||||
}
|
||||
}
|
||||
|
||||
static void tcg_out_ext16u(TCGContext *s, TCGReg rd, TCGReg rs)
|
||||
{
|
||||
if (TCG_TARGET_REG_BITS == 64) {
|
||||
tcg_debug_assert(TCG_TARGET_HAS_ext16u_i64);
|
||||
tcg_out_op_rr(s, INDEX_op_ext16u_i64, rd, rs);
|
||||
} else {
|
||||
tcg_debug_assert(TCG_TARGET_HAS_ext16u_i32);
|
||||
tcg_out_op_rr(s, INDEX_op_ext16u_i32, rd, rs);
|
||||
}
|
||||
}
|
||||
|
||||
static void tcg_out_addi_ptr(TCGContext *s, TCGReg rd, TCGReg rs,
|
||||
tcg_target_long imm)
|
||||
{
|
||||
@ -762,7 +773,6 @@ static void tcg_out_op(TCGContext *s, TCGOpcode opc,
|
||||
|
||||
CASE_32_64(neg) /* Optional (TCG_TARGET_HAS_neg_*). */
|
||||
CASE_32_64(not) /* Optional (TCG_TARGET_HAS_not_*). */
|
||||
CASE_32_64(ext16u) /* Optional (TCG_TARGET_HAS_ext16u_*). */
|
||||
CASE_64(ext32s) /* Optional (TCG_TARGET_HAS_ext32s_i64). */
|
||||
CASE_64(ext32u) /* Optional (TCG_TARGET_HAS_ext32u_i64). */
|
||||
CASE_64(ext_i32)
|
||||
@ -845,6 +855,8 @@ static void tcg_out_op(TCGContext *s, TCGOpcode opc,
|
||||
case INDEX_op_ext8u_i64:
|
||||
case INDEX_op_ext16s_i32:
|
||||
case INDEX_op_ext16s_i64:
|
||||
case INDEX_op_ext16u_i32:
|
||||
case INDEX_op_ext16u_i64:
|
||||
default:
|
||||
g_assert_not_reached();
|
||||
}
|
||||
|
Loading…
Reference in New Issue
Block a user